高速FPGAおよびアプリケーション プロセッサ設計におけるクロック ツリー設計を簡素化
フィールド プログラマブル ゲート アレイ (FPGA) とアプリケーション固有のプロセッサ/SoCの使用は、ネットワーク、データ センター、自動車、放送ビデオ、医療および印刷イメージング、産業用制御などの多数の高性能アプリケーションでますます一般的になりつつあります。アプリケーションのパフォーマンスが向上するにつれて、エンド アプリケーションにはより多くの高精度のリファレンス クロックが必要になります。
このウェビナーでは、特許取得済みのMultiSynth™ テクノロジーを活用し、パフォーマンスを犠牲にすることなく最も統合されたタイミング ソリューションを提供するSilicon Labsの柔軟な任意周波数クロック ジェネレーターの幅広いポートフォリオについて説明します。高性能FPGAまたはプロセッサ/SoC設計用のリファレンス クロック ツリーを設計するのは困難な作業ですが、Silicon Labsにはそのためのクロックがあります。
参加者は以下の内容を学びます:
- FPGAとアプリケーションプロセッサの共通タイミング要件
- パフォーマンス、コスト、ボードスペースを最適化するクロックツリーソリューションの作成
- Silicon Labsのツールがクロックツリー設計を簡素化する方法
場所/日付:
オンデマンド