LEC2 WebTechsによるFPGA技術の学習
これらのウェビナーのいずれかに登録して、Lattice Semiconductorの専門家から直接知識を得てください。
今日の世界では、フィールドプログラマブルゲートアレイ (FPGA) の使用が急速に増加しています。組み込みシステム、産業用IoTなどでは、新しいアプリケーションが絶えず発見されています。FPGAは、低コスト、効率性、使いやすさの理想的な組み合わせを提供します。
FPGAの利点を最大限に活用するには、設計者は市場の進化に適応する必要があります。今日のニーズ、そして将来のニーズを満たすために、Lattice Education Competence Center (LEC2) ではこれらの専門的なウェビナーを提供しています。
スケジュールLEC2 Techwebs、Arrow ウィーク主催:2022年3月28日~31日 |
説明 | 日付 開始時間 CEST |
開始時間PST |
合成のためのSystem Verilog (理論) |
RTLでデジタル システムを記述するために使用されるHDL仕様についてのプレゼンテーション。これにより、特定のEDAツールを使用してシミュレートし、さらに処理して合成できるようになります。 |
2022年3月28日 午前9時~午前10時 |
午前12時~午前1時 |
合成のためのSystem Verilog (実践) |
RTLでHDL仕様を使用してデジタル システムを記述する実用的な例。 | 2022年3月28日 午前10時30分~午前11時30分 |
午前1時30分~午前2時30分 |
Lattice FPGAを使用したPCI Express設計の実装 |
Lattice FPGAでPCI Express 設計を実装するために利用できる主なソリューションの包括的な概要。 |
2022年3月28日 午後12時~午後1時 |
午前3時~午前4時 |
シミュレーションのためのSystem Verilog (理論) |
デジタル システムのテスト ベンチを記述するために使用されるHDL仕様。 | 2022年3月28日 午後1時30分~午後2時30分 |
午前4時30分~午前5時30分 |
シミュレーションのためのSystem Verilog (実践) |
HDL を使用してテスト環境を構築する実用的な例。 |
2022年3月28日 午後3時~午後4時 |
午前6時~午前7時 |
Lattice FPGAを使用したPCI Express設計の実装 |
Lattice FPGAでPCI Express 設計を実装するために利用できる主なソリューションの包括的な概要。 |
2022年3月28日 午後4時30分~午後5時30分 |
午前7時30分~午前8時30分 |
ラティスプロペルビルダー |
RISC-Vプロセッサを使用してハードウェアとソフトウェアの組み込みFPGA設計を管理するためのLattice Propel電子設計環境ツール のデモンストレーション。 |
2022年3月28日 午後6時~午後7時 |
午前9時~午前10時 |
NXデバイス向けTCL |
ウェビナーでは、Lattice Radiant Design SoftwareとPropel Design Environment を使用して、完全に自動化されたTCLベースのプロジェクト フローを管理します。 |
2022年3月28日 午後7時30分~午後8時30分 |
午前10時30分~午前11時30分 |
FPGA実装におけるクロッキングアーキテクチャの重要性 |
より高いパフォーマンスで実装の予測可能性を高めるFPGAクロッキングとアーキテクチャ要素に関連する設計上の課題に焦点を当てた会話。 | 2022年3月29日 午前9時~午前10時 |
午前12時~午前1時 |
ラティスプロペルビルダー |
RISC-Vプロセッサを使用してハードウェアとソフトウェアの組み込みFPGA設計を管理するためのLattice Propel電子設計環境ツール のデモンストレーション。 |
2022年3月29日 午後12時~午後1時 |
午前3時~午前4時 |
NXデバイス向けTCL |
ウェビナーでは、Lattice Radiant Design SoftwareとPropel Design Environment を使用して、完全に自動化されたTCLベースのプロジェクト フローを管理します。 |
2022年3月29日 午後1時30分~午後2時30分 |
午前4時30分~午前5時30分 |
タイミング制約(理論) |
設計パフォーマンス要件を満たすために、設計要素の配置と配置された要素間の信号ルートに影響を与え、ガイドするために使用される時間制約について説明します。 |
2022年3月29日 午後4時30分~午後5時30分 |
午前7時30分~午前8時30分 |
タイミング制約(実践) |
時間グローバルタイミング制約とパス固有の制約の使用に関する実用的な例と側面。 |
2022年3月29日 午後6時~午後7時 |
午前9時~午前10時 |
FPGA実装におけるクロッキングアーキテクチャの重要性 |
より高いパフォーマンスで実装の予測可能性を高めるFPGAクロッキングとアーキテクチャ要素に関連する設計上の課題に焦点を当てた会話。 | 2022年3月29日 午後7時30分~午後8時30分 |
午前10時30分~午前11時30分 |
ビジョンの実装を可能にするデバイスアーキテクチャ |
ソース同期インターフェースとSERDESベースのインターフェースについての説明と、これらのインターフェースを実装するためのLatticeソフトウェアIP構成ツールの例。 | 2022年3月30日 午前10時30分~午前11時30分 |
午前1時30分~午前2時30分 |
PlumeraiのCrossLink-NX向け効率的なエッジAIソリューション |
Lattice CrossLink-NXプラットフォーム向けAIアクセラレータのプレゼンテーション。 | 2022年3月30日 午後12時~午後1時 |
午前3時~午前4時 |
ラティス ハードウェアの信頼のルート テクノロジー、サイバー レジリエンス、サプライ チェーン保護 |
2022年3月30日 午後3時30分~午後4時30分 |
午前6時30分~午前7時30分 |
|
FPGA設計技術 |
組み合わせ回路と順序回路のレビュー、および順序システムの説明。 | 2022年3月30日 午後5時~午後6時 |
午前8時~午前9時 |
CDC |
FPGAでのデジタル回路の実装の成功例を調べ、準安定現象と基本的な同期技術について説明します。 | 2022年3月30日 午後6時30分~午後7時30分 |
午前9時30分~午前10時30分 |
ビジョンの実装を可能にするデバイスアーキテクチャ |
ソース同期インターフェースとSERDESベースのインターフェース、およびこれらのインターフェースを実装するためのLatticeソフトウェアIP構成ツールの例について説明します。 |
2022年3月30日 午後8時~午後9時 |
午前11時~午前12時 |
ジェネリックインターフェース |
Lattice Semiconductorの汎用ダブルデータレート入力/出力 (GDDR I/O) モジュールを使用して、SDR/DDRインターフェイスの実装を簡素化および高速化する方法について説明します。 | 2022年3月31日 午前9時~午前10時 |
午前12時~午前1時 |
高速インターフェース |
高速インターフェースの一般的な構造の説明と、例を使用したモジュール ジェネレーターのデモンストレーション。 | 2022年3月31日 午前10時30分~午前11時30分 |
午前1時30分~午前2時30分 |
ジェネリックインターフェース |
Lattice Semiconductorの汎用ダブルデータレート入力/出力 (GDDR I/O) モジュールを使用して、SDR/DDRインターフェイスの実装を簡素化し、 高速化する方法について説明します。 |
2022年3月31日 午後5時~午後6時 |
午前8時~午前9時 |
高速インターフェース |
高速インターフェースの一般的な構造の説明と、例を使用したモジュール ジェネレーターのデモンストレーション。 | 2022年3月31日 午後6時30分~午後7時30分 |
午前9時30分~午前10時30分 |
Lattice IEC 62443産業セキュリティとサイバーレジリエンスの概要 |
2022年3月31日 午後8時~午後9時 |
午前11時~午後12時 |