Formation à la technologie FPGA avec les webinaires techniques LEC2
Inscrivez-vous à l'un de ces webinaires pour obtenir des connaissances pratiques d'un expert en Lattice Semiconductor.
Dans le monde actuel, l'utilisation de réseaux de portes programmables sur le terrain (FPGA) est en croissance rapide. De nouvelles applications sont constamment trouvées dans les systèmes intégrés, l'IoT industriel, etc. Les FPGA fournissent une combinaison idéale de faible coût, d'efficacité et de simplicité d'utilisation.
Afin de tirer pleinement parti des avantages des FPGA, les concepteurs doivent s'adapter aux évolutions du marché. Pour les aider à répondre aux besoins d'aujourd'hui, ainsi qu'à ceux de demain, le Lattice Education Competence Center (LEC2) propose ces webinaires spécialisés.
Calendrier LEC2 Techwebs, sponsorisé par Arrow Semaine du 28 au 31 mars 2022 |
Description | Date Horaire CEST |
Horaire PST |
Système Verilog pour synthèse (théorie) |
Présentation des spécifications HDL utilisées pour la description de système numérique RTL afin qu'il soit simulé, et autres processus avec l'aide d'outils EDA spécifiques à la synthèse. | 28 mars 2022 9h00 - 10h00 |
0h00 - 1h00 |
Système Verilog pour synthèse (pratique) |
Exemples pratiques d'utilisation des spécifications HDL pour la description de systèmes numériques RTL. | 28 mars 2022 10h30- 11h30 |
1h30 - 2h30 |
Implémentation de conceptions de PCI Express avec FPGA de Lattice |
Liste exhaustive des solutions disponibles pour l'implémentation de conceptions PCI Express dans les FPGA de Lattice designs in Lattice FPGAs. |
28 mars 2022 12h00 - 13h00 |
3h00 - 4h00 |
Système Verilog pour simulation (théorie) |
Spécifications HDL utilisées pour la description de tests de système numérique. | 28 mars 2022 13h30 - 14h30 |
4h30 - 5h30 |
Système Verilog pour simulation (pratique) |
Exemples pratiques d'utilisation HDL pour la construction d'un environnement de test. | 28 mars 2022 15h00 - 16h00 |
6h00 - 7h00 |
Implémentation de conceptions de PCI Express avec FPGA de Lattice |
Liste exhaustive des solutions disponibles pour l'implémentation des conceptions PCI Express dans les FPGA de Lattice designs in Lattice FPGAs. |
28 mars 2022 16h30 -17h30 |
7h30 - 8h30 |
Lattice Propel Builder |
Démonstration de l'outil d'environnement de conception électronique Lattice Propel permettant de gérer des conceptions FPGA embarquées matérielles et logicielles avec l'aide d'un processeur RISC-V. | 28 mars 2022 18h00- 19h00 |
9h00 - 10h00 |
TCL pour dispositifs NX |
Pendant le webinaire, nous utiliserons le logiciel de conception Lattice Radiant Design et l'environnement Propel Design afin de gérer un flux de projet basé sur TCL complétement automatisé. | 28 mars 2022 19h30 - 20h30 |
10h30 - 11h30 |
Importance de l'architecture d'horloge dans une implémentation FPGA |
Mise en lumière des défis de conception associés à l'horloge FPGA et éléments d'architecture rendant votre conception plus prévisible à hautes performances. | 29 mars 2022 9h00 - 10h00 |
0h00 - 1:00 |
Lattice Propel Builder |
Démonstration de l'outil d'environnement de conception électronique Lattice Propel permettant de gérer des conceptions FPGA embarquées matérielles et logicielles avec l'aide d'un processeur RISC-V. | 29 mars 2022 12h00 - 13h00 |
3h00 - 4h00 |
TCL pour dispositifs NX |
Pendant le webinaire, nous utiliserons le logiciel de conception Lattice Radiant Design et l'environnement Propel Design afin de gérer un flux de projet basé sur TCL complétement automatisé. | 29 mars 2022 13h30 - 14h30 |
4h30 - 5:30 |
Contraintes de temps (théorie) |
Revue des contraintes de temps utilisées afin d'influencer et de guider le placement d'éléments de conception, et du chemin du signal entre des éléments placés, afin de répondre aux exigences de performance de conception. | 29 mars 2022 16h30 - 17h30 |
7h30 - 8h30 |
Contraintes de temps (practique) |
Exemples et aspects pratiques de l'utilisation de contraintes de temps globales et de contraintes spécifiques au chemin. | 29 mars 2022 18h00 - 19h00 |
9h00 - 10h00 |
Importance de l'architecture d'horloge dans une implémentation FPGA |
Mise en lumière des défis de conception associés à l'horloge FPGA et éléments d'architecture rendant votre conception plus prévisible à hautes performances. | 29 mars 2022 19h30 - 20h30 |
10h30 - 11h30 |
Architecture de dispositif permettant des implémentations de vision |
Discussion sur les interfaces synchrones à la source ainsi que les interfaces basées sur SERDES et exemples d'outils de configuration IP de logiciel de Lattice pour l'implémentation de ces interfaces. | 30 mars 2022 10h30- 11h30 |
1h30 - 2h30 |
Solution d'IA périphérique performante Plumerai pour CrossLink-NX |
Présentation de l'accélérateur d'IA pour la plateforme CrossLink-NX de Laticce. | 30 mars 2022 12h00 - 13h00 |
3h00 - 4h00 |
Technologies Hardware Root of Trust , cyber résilience et protection de chaîne logistique de Lattice |
30 mars 2022 15h30 - 16h30 |
6h30 - 7h30 |
|
Technique de conception FPGA |
Revue des circuits combinatoires et séquentiels accompagnée d'une discussion sur les systèmes séquentiels. | 30 mars 2022 17h00 - 18h00 |
8h00 - 9h00 |
CDC |
Coup d'œil sur l'implémentation réussie des circuits numériques dans une FPGA et discussion sur les phénomènes de métastabilité et les techniques de synchronisation basiques. | 30 mars 2022 18h30 - 19h30 |
9h30 - 10h30 |
Architecture de dispositif permettant des implémentations de vision |
Discussion sur les interfaces synchrones à la source ainsi que les interfaces basées sur SERDES et exemples d'outils de configuration IP de logiciel de Lattice pour l'implémentation de ces interfaces. | 30 mars 2022 8h00 - 9h00 |
11h00 - 12h00 |
Interfaces génériques |
Coup d'œil sur la simplification et l'accélération de l'implémentation d'interfaces SDR/DDR avec le module Generic Double Data Rate Input/Output (GDDR I/O) de Lattice Semiconductor. | 31 mars 2022 9h00 - 10h00 |
0h00 - 1h00 |
Interfaces haut débit |
Description agrémentée d'exemples de la structure générale d'une interface à haut débit et démonstration du générateur de module. | 31 mars 2022 10h30- 11h30 |
1h30 - 2h30 |
Interfaces génériques |
Coup d'œil sur la simplification et l'accélération de l'implémentation d'interfaces SDR/DDR avec le module Generic Double Data Rate Input/Output (GDDR I/O) de Lattice Semiconductor. | 31 mars 2022 17h00 - 18h00 |
8h00 - 9h00 |
Interfaces haut débit |
Description agrémentée d'exemples de la structure générale d'une interface à haut débit et démonstration du générateur de module. | 31 mars 2022 18h30 - 19h30 |
9h30 - 10h30 |
Sécurité industrielle IEC 62443 de Lattice et vue d'ensemble sur la cyber résilience |
31 mars 2022 20h00 - 21h00 |
11h00 - 12h00 |
Upcoming Events
Analog Devices' webinar: Edge to Cloud, Connect & Control with Remote IO modules
This Analog Devices webinar will explain how such modules can be leveraged in the automation system and implemented today to provide more flexibility, edge node insights and connectivity to fit into an edge-to-cloud based AI-driven system.