El ADG1408L cambia una de las ocho entradas a una salida común, según lo determinado por las líneas de dirección binaria de 3 bits, A0, A1 y A2. Se utiliza una entrada EN para habilitar o deshabilitar el dispositivo. Cuando está deshabilitado, todos los canales se apagan. Cuando está activado, cada canal conduce igualmente bien en ambas direcciones y tiene un rango de señal de entrada que se extiende hasta los suministros.
Un suministro VL externo de baja tensión proporciona flexibilidad para un control lógico inferior. El ADG1408L cumple con la norma JEDEC para 1,2 V y 1,8 V.
Aspectos destacados de los productos
- 4 Ω (típico) de resistencia activa a 25 °C y a ±15 V con suministro dual
- 0,5 Ω (típico) de planitud de resistencia activa a 25 °C y a ±15 V con suministro dual
- Suministro VL para compatibilidad de bajo nivel lógico
- Cumple con la norma JEDEC para ambos niveles lógicos de 1,2 V y 1,8 V
- Apagado garantizado cuando las entradas digitales son flotantes
- LFCSP de 24 conectores y 4 mm × 4 mm
Características y beneficios clave
- 4,7 Ω (máximo) de resistencia activa a 25 °C y a ±15 V con suministro dual
- 0,5 Ω (típico) de planitud de resistencia activa a 25 °C y a ±15 V con suministro dual
- Especificación completa para ±15 V, +12 V y ±5 V
- Suministro VL para compatibilidad de bajo nivel lógico
- Cumple con la norma JEDEC de 1,8 V (JESD8-7A)
- Cumple con la norma JEDEC de 1,2 V (JESD8-12A.01)
- Operación de carril a carril
- Acción de conmutación "break-before-make"
- LFCSP de 24 conectores y 4 mm × 4 mm
Usos
- FPGA y sistemas de microcontroladores
- Reemplazo de relés
- Enrutamiento de audio y video
- Equipo de prueba automático
- Sistemas de adquisición de datos
- Sistemas de comunicaciones
Placa de evaluación
ADG1408L se puede evaluar mediante EVAL-ADG1408L.