将 FPGA 连接到 ADC 的数字数据输出

将现场可编程栅极阵列 (FPGA) 连接到模数转换器 (ADC) 输出是一个常见的工程难题。本文概述了各种接口协议和标准,以及在高速数据转换器器件中使用低压差分信号 (LVDS) 的应用技巧和技术。

事实上,ADC 使用多种数字数据样式和标准,这使得任务变得复杂。单数据传输率 (SDR) CMOS 在低速数据接口(通常在 200 MHz 以下)中非常常见。在这种情况下,发射器在一个时钟沿转换数据,接收器在另一个时钟沿接收数据。这确保了在接收器采样之前,有足够的时间来处理数据。在双数据传输率 (DDR) CMOS 中,发射器在每个时钟沿转换数据。在与 SDR 相同的时间内,它可以传输两倍的数据;然而,接收器的合适采样时间更加复杂。

这篇来自Analog Devices的文章讨论了用于将 FPGA 连接到 ADC的标准接口 SPI、I 2 C、SPORT、LVDS 和 JESD204A,以及由于全新的、更快的协议进一步提高数据传输率,如何将 FPGA 连接到 ADC 仍然是一个难题。

 

立即阅读

 

 

最新消息

Sorry, your filter selection returned no results.

请仔细阅读我们近期更改的隐私政策。当按下确认键时,您已了解并同意艾睿电子的隐私政策和用户协议。

本网站需使用cookies以改善用户您的体验并进一步改进我们的网站。此处阅读了解关于网站cookies的使用以及如何禁用cookies。网页cookies和追踪功能或許用于市场分析。当您按下同意按钮,您已经了解并同意在您的设备上接受cookies,并给予网站追踪权限。更多关于如何取消网站cookies及追踪的信息,请点击下方“阅读更多”。尽管同意启用cookies追踪与否取决用户意愿,取消网页cookies及追踪可能导致网站运作或显示异常,亦或导致相关推荐广告减少。

我们尊重您的隐私。请在此阅读我们的隐私政策。