将现场可编程栅极阵列 (FPGA) 连接到模数转换器 (ADC) 输出是一个常见的工程难题。本文概述了各种接口协议和标准,以及在高速数据转换器器件中使用低压差分信号 (LVDS) 的应用技巧和技术。
事实上,ADC 使用多种数字数据样式和标准,这使得任务变得复杂。单数据传输率 (SDR) CMOS 在低速数据接口(通常在 200 MHz 以下)中非常常见。在这种情况下,发射器在一个时钟沿转换数据,接收器在另一个时钟沿接收数据。这确保了在接收器采样之前,有足够的时间来处理数据。在双数据传输率 (DDR) CMOS 中,发射器在每个时钟沿转换数据。在与 SDR 相同的时间内,它可以传输两倍的数据;然而,接收器的合适采样时间更加复杂。
这篇来自Analog Devices的文章讨论了用于将 FPGA 连接到 ADC的标准接口 SPI、I 2 C、SPORT、LVDS 和 JESD204A,以及由于全新的、更快的协议进一步提高数据传输率,如何将 FPGA 连接到 ADC 仍然是一个难题。