L'ADF4368 ad alte prestazioni ha una cifra di merito di −239 dBc/Hz, un rumore 1/f molto basso di −287 dBc/Hz normalizzato e un'elevata frequenza PFD che consente di ottenere un rumore in banda e una distorsione integrata molto bassi. L'ADF4368 è in grado di generare qualsiasi frequenza da 800 MHz a 12,8 GHz senza un duplicatore interno, eliminando così la necessità di filtri subarmonici. Il modulatore Σ-Δ include un modulo fisso a 25 bit che consente una risoluzione di frequenza in hertz e un modulo variabile aggiuntivo a 17 bit, in grado di garantire una risoluzione ancora più precisa e una maggiore flessibilità nella pianificazione della frequenza. La potenza in uscita di 9 dBm a 12,8 GHz in configurazione single-ended con funzione di regolazione della potenza a 16 fasi rende il sintetizzatore estremamente utile per qualsiasi applicazione.
Per le applicazioni di conversione di frequenza multipla, come i radar ad allineamento di fase o i sistemi massive MIMO, è possibile allineare le uscite di più ADF4368 utilizzando l'ingresso SYNC o il metodo EZSync™. Il metodo EZSync viene utilizzato nei casi in cui la distribuzione precisa del segnale SYNC a tutti i dispositivi risulta difficoltosa. Per le applicazioni che richiedono un ritardo deterministico o una capacità di regolazione del ritardo, è previsto un ritardo programmabile dal riferimento all'uscita con una risoluzione di <1 ps. Il ritardo dal riferimento all'uscita è garantito su più dispositivi e a più temperature, consentendo un allineamento prevedibile e preciso su più chip.
La semplicità del diagramma a blocchi dell'ADF4368 facilita i tempi di sviluppo grazie alla mappa semplificata dei registri dell'interfaccia seriale periferica (SPI), all'ingresso SYNC esterno e all'allineamento di fase ripetibile su più chip sia in modalità intera che frazionata.
Caratteristiche principali e vantaggi
- Gamma di frequenza d'uscita: da 800 a 12,8 GHz
- Distorsione < 30 fsRMS fOUT = 9,001 GHz, fREF = fPFD = 250 MHz, modalità frazionata
- Rumore di fase a banda larga: −160 dBc/Hz a 12,8 GHz
- Specifiche PLL
- Rumore di fase normalizzato in banda
- −239 dBc/Hz: modalità intera, −237 dBc/Hz: modalità frazionata
- Rumore di fase 1/f normalizzato
- −287 dBc/Hz normalizzato a 1 Hz
- −147 dBc/Hz normalizzato a 1 GHz a 10 kHz
- Modalità intera di frequenza del rilevatore di fase: 625 MHz
- Modalità frazionata di frequenza del rilevatore di fase: 250 MHz
- Modulo frazionario a 25 bit fisso, 49 bit combinato
- Frequenza d'ingresso di riferimento: 4 GHz
- Spurie PFD tipiche: −95 dBc
- Specifiche del ritardo dal riferimento all'uscita
- Coefficiente di temperatura: 0,06 ps/°C
- Dimensioni regolazione: <1 ps
- Allineamento della fase di uscita del multichip
- Tramite pin SYNC o metodo EZSync
- Alimentatori da 3,3 V e 5 V
- Supporto per la progettazione di filtri ad anello con ADIsimPLL™
- Disponibile in package LGA a 48 pin da 7 mm × 7 mm
- −Gamma di temperatura di congiunzione d'esercizio da 40 °C a +125 °C
Applicazioni
- Infrastruttura wireless (MC-GSM, 5G)
- Test e misurazioni
- Industria aerospaziale e militare
Scheda di valutazione
La soluzione ADF4368 può essere valutata con la scheda EV-ADF4368SD1Z.
Diagrammi a blocchi e tabelle

